Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorTiedemann, Tim-
dc.contributor.authorStricker, Jesse-
dc.date.accessioned2025-01-31T12:38:16Z-
dc.date.available2025-01-31T12:38:16Z-
dc.date.created2022-11-30-
dc.date.issued2025-01-31-
dc.identifier.urihttps://hdl.handle.net/20.500.12738/16969-
dc.description.abstractDie Erkennung von Bildmerkmalen ist ein fester Bestandteil vieler neuen Anwendungen aus dem Bereich der Internet-of-Things-Geräte. Diese Arbeit stellt einen FPGA-Koprozessor vor, der auf Grundlage einer skalierbaren Tensor-Processing-Unit-Architektur entworfen wurde. Es wird sich mit Optimierungen auseinander gesetzt, die es ermöglichen, Convolutional Neural Networks selbst auf leistungsschwächeren Systemen zu verwenden.de
dc.description.abstractImage feature recognition is an integral part of many emerging applications from the field of Internet-of-Things devices. This work presents an FPGA coprocessor which was designed based on a scalable tensor processing unit architecture. Optimizations are addressed that allow convolutional neural networks to be used even on lower performance systems.en
dc.language.isodeen_US
dc.subjectFPGAen_US
dc.subjectKoprozessoren_US
dc.subjectBilderkennungen_US
dc.subjectCNNen_US
dc.subject.ddc004: Informatiken_US
dc.titleImplementierung und Evaluation eines FPGA-Koprozessors für die Bilderkennung unter Verwendung von Convolutional Neural Networksde
dc.typeThesisen_US
openaire.rightsinfo:eu-repo/semantics/openAccessen_US
thesis.grantor.departmentFakultät Technik und Informatiken_US
thesis.grantor.departmentDepartment Informatiken_US
thesis.grantor.universityOrInstitutionHochschule für Angewandte Wissenschaften Hamburgen_US
tuhh.contributor.refereeSchäfers, Michael-
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-206611-
tuhh.oai.showtrueen_US
tuhh.publication.instituteFakultät Technik und Informatiken_US
tuhh.publication.instituteDepartment Informatiken_US
tuhh.type.opusBachelor Thesis-
dc.type.casraiSupervised Student Publication-
dc.type.dinibachelorThesis-
dc.type.driverbachelorThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersionen_US
dc.type.thesisbachelorThesisen_US
dcterms.DCMITypeText-
tuhh.dnb.statusdomainen_US
item.grantfulltextopen-
item.creatorGNDStricker, Jesse-
item.cerifentitytypePublications-
item.creatorOrcidStricker, Jesse-
item.advisorGNDTiedemann, Tim-
item.languageiso639-1de-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
item.fulltextWith Fulltext-
item.openairetypeThesis-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
BA_Implementierung_Evaluation_FPGA-Korprozessors.pdf1.5 MBAdobe PDFView/Open
Show simple item record

Page view(s)

46
checked on Apr 4, 2025

Download(s)

26
checked on Apr 4, 2025

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.