Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorCanzler, Thomas-
dc.contributor.authorWübbenhorst, Thorben J.
dc.date.accessioned2020-09-29T12:56:13Z-
dc.date.available2020-09-29T12:56:13Z-
dc.date.created2014
dc.date.issued2015-02-09
dc.identifier.urihttp://hdl.handle.net/20.500.12738/6899-
dc.description.abstractAsynchrone Schaltungen haben Vorteile im Bereich der EMV und des Energieverbrauchs. Die vorliegende Arbeit beschreibt einen Ansatz, synchrone in asynchrone Schaltungen zu konvertieren und für einen FPGA zu synthetisieren. Es wird gezeigt wie spezielle Bauelemente für asynchrone Schaltungen auf FPGAs realisiert werden können, dabei wird insbesondere auch die Möglichkeit diskutiert, die üblichen Delay Chains durch „Delay Shift“-Elemente zu ersetzen. Anschließend wird ein Konvertierungsablauf für VHDL beschrieben und ein Beispiel vorgestellt. Im Ergebnis wird die Funktionsfähigkeit des vorgestellten Konvertierungsansatzes demonstriert; es zeigt sich dabei, dass die Performanceerwartungen nur bedingt erfüllt werden. Sämtliche Software die verwendet wurde ist frei verfügbar.de
dc.description.abstractAsynchronous circuits have advantages in the Field of EMC and energy consumption. The present thesis describes how to convert a synchronous into an asynchronous circuit and how to synthesize it for an FPGA. It is shown how specific components for asynchronous circuits can be realized on FPGAs; in the process, it is specifically discussed to replace the usual Delay Chains by “Delay Shift” components. The conversion sequence is described for VHDL and an example is presented. It is demonstrated that the conversion approach is operational, but that prior performance expectations are only partly fulfiled. All the software used is free.en
dc.language.isodede
dc.rights.urihttp://rightsstatements.org/vocab/InC/1.0/-
dc.subject.ddc004 Informatik
dc.titleSynthesegerechte Konvertierung synchroner in asynchrone Schaltungen für FPGAsde
dc.typeThesis
openaire.rightsinfo:eu-repo/semantics/openAccess
thesis.grantor.departmentDepartment Informatik
thesis.grantor.placeHamburg
thesis.grantor.universityOrInstitutionHochschule für angewandte Wissenschaften Hamburg
tuhh.contributor.refereeSchäfers, Hans-
tuhh.gvk.ppn817703675
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-69013-
tuhh.note.intern1
tuhh.oai.showtrueen_US
tuhh.opus.id2871
tuhh.publication.instituteDepartment Informatik
tuhh.type.opusBachelor Thesis-
dc.subject.gndField programmable gate array
dc.type.casraiSupervised Student Publication-
dc.type.dinibachelorThesis-
dc.type.driverbachelorThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersion
dc.type.thesisbachelorThesis
dcterms.DCMITypeText-
tuhh.dnb.statusdomain-
item.creatorGNDWübbenhorst, Thorben J.-
item.fulltextWith Fulltext-
item.creatorOrcidWübbenhorst, Thorben J.-
item.grantfulltextopen-
item.cerifentitytypePublications-
item.advisorGNDCanzler, Thomas-
item.languageiso639-1de-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
item.openairetypeThesis-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
BA_Wuebbenhorst.pdf1.31 MBAdobe PDFView/Open
Show simple item record

Page view(s)

177
checked on Dec 27, 2024

Download(s)

271
checked on Dec 27, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.