DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Canzler, Thomas | - |
dc.contributor.author | Wübbenhorst, Thorben J. | |
dc.date.accessioned | 2020-09-29T12:56:13Z | - |
dc.date.available | 2020-09-29T12:56:13Z | - |
dc.date.created | 2014 | |
dc.date.issued | 2015-02-09 | |
dc.identifier.uri | http://hdl.handle.net/20.500.12738/6899 | - |
dc.description.abstract | Asynchrone Schaltungen haben Vorteile im Bereich der EMV und des Energieverbrauchs. Die vorliegende Arbeit beschreibt einen Ansatz, synchrone in asynchrone Schaltungen zu konvertieren und für einen FPGA zu synthetisieren. Es wird gezeigt wie spezielle Bauelemente für asynchrone Schaltungen auf FPGAs realisiert werden können, dabei wird insbesondere auch die Möglichkeit diskutiert, die üblichen Delay Chains durch „Delay Shift“-Elemente zu ersetzen. Anschließend wird ein Konvertierungsablauf für VHDL beschrieben und ein Beispiel vorgestellt. Im Ergebnis wird die Funktionsfähigkeit des vorgestellten Konvertierungsansatzes demonstriert; es zeigt sich dabei, dass die Performanceerwartungen nur bedingt erfüllt werden. Sämtliche Software die verwendet wurde ist frei verfügbar. | de |
dc.description.abstract | Asynchronous circuits have advantages in the Field of EMC and energy consumption. The present thesis describes how to convert a synchronous into an asynchronous circuit and how to synthesize it for an FPGA. It is shown how specific components for asynchronous circuits can be realized on FPGAs; in the process, it is specifically discussed to replace the usual Delay Chains by “Delay Shift” components. The conversion sequence is described for VHDL and an example is presented. It is demonstrated that the conversion approach is operational, but that prior performance expectations are only partly fulfiled. All the software used is free. | en |
dc.language.iso | de | de |
dc.rights.uri | http://rightsstatements.org/vocab/InC/1.0/ | - |
dc.subject.ddc | 004 Informatik | |
dc.title | Synthesegerechte Konvertierung synchroner in asynchrone Schaltungen für FPGAs | de |
dc.type | Thesis | |
openaire.rights | info:eu-repo/semantics/openAccess | |
thesis.grantor.department | Department Informatik | |
thesis.grantor.place | Hamburg | |
thesis.grantor.universityOrInstitution | Hochschule für angewandte Wissenschaften Hamburg | |
tuhh.contributor.referee | Schäfers, Hans | - |
tuhh.gvk.ppn | 817703675 | |
tuhh.identifier.urn | urn:nbn:de:gbv:18302-reposit-69013 | - |
tuhh.note.intern | 1 | |
tuhh.oai.show | true | en_US |
tuhh.opus.id | 2871 | |
tuhh.publication.institute | Department Informatik | |
tuhh.type.opus | Bachelor Thesis | - |
dc.subject.gnd | Field programmable gate array | |
dc.type.casrai | Supervised Student Publication | - |
dc.type.dini | bachelorThesis | - |
dc.type.driver | bachelorThesis | - |
dc.type.status | info:eu-repo/semantics/publishedVersion | |
dc.type.thesis | bachelorThesis | |
dcterms.DCMIType | Text | - |
tuhh.dnb.status | domain | - |
item.creatorGND | Wübbenhorst, Thorben J. | - |
item.fulltext | With Fulltext | - |
item.creatorOrcid | Wübbenhorst, Thorben J. | - |
item.grantfulltext | open | - |
item.cerifentitytype | Publications | - |
item.advisorGND | Canzler, Thomas | - |
item.languageiso639-1 | de | - |
item.openairecristype | http://purl.org/coar/resource_type/c_46ec | - |
item.openairetype | Thesis | - |
Appears in Collections: | Theses |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
BA_Wuebbenhorst.pdf | 1.31 MB | Adobe PDF | View/Open |
Note about this record
Export
Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.