Fulltext available Open Access
License: 
Title: Eine skalierbare Hardwarearchitektur zur Echtzeit-Erweiterungen von Standard-Ethernet-Controllern
Language: German
Authors: Groß, Friedrich
Issue Date: 11-Feb-2015
Abstract: 
In Automobil werden immer mehr Fahrerassistenzsysteme verwendet, die hohe zeitliche Anforderungen an Netzwerke stellen und dabei gleichzeitig große Datenmengen übertragen müssen. Die heutzutage eingesetzten BUS-Systeme kommen momentan an ihre Grenzen.
Aus diesem Grund ist die Automobilindustrie auf der Suche nach einem neuen BUS-System, dass die steigenden Anforderungen erfüllt. Das zukünftige BUS-System wird höchstwahrscheinlich ein echtzeitfähiges Ethernet sein, da Ethernet in seiner Bandbreite skalierbar ist.
Time-Triggered Ethernet ist eine Echtzeiterweiterung des Standard Ethernet. Die Umsetzung dieses Protokolls in Software erfordert einen erheblichen Entwicklungsaufwand und viel Rechenleistung.
Diese Arbeit zeigt ein skalierbares Hardware- Software Co-Design für einen Time-Triggered Ethernet Controller, das die benötigte Rechenleisung reduziert. Es wird eine Prototyp-Implementierung auf einem FPGA gezeigt. Dabei wird für jedes Modul gezeigt, welche Auswirkungen es hat, dieses in Hardware oder in Software zu partitionieren. Mit dem vorgestellten Konzept ist es möglich, für jede Anwendung eine kostenoptimierte Hardware- Software Partitionierung zu finden.

In an automobile more and more driver assistance systems are used, that have high remporal requirements and need to transfer large amounts of data. The bus systems currently used in cars are come to their limits. For this reason, the automotive industry search for a new bus system that satisfy the demands of the new automotive application. The future bus system will most likely be a real-time Ethernet, because the bandwidth of Ethernet is scalable.
Time-Triggered Ethernet is a real-time extension of standard Ethernet. The implementation of this protocol in software requires a considerable development effort and a lot of processing power. This work presents a scalable hardware software co-design for a Time-Triggered Ethernet controller, witch reduce the required processing power. A prototype implementation on a FPGA is shown. It is shown for each module what effect it has this partitioning in hardware or in software. With the presented concept it is possible to finde a cost-optimized hardware- software partitioning for each application.
URI: http://hdl.handle.net/20.500.12738/6904
Institute: Department Maschinenbau und Produktion 
Type: Thesis
Thesis type: Master Thesis
Advisor: Korf, Franz 
Referee: Fohl, Wolfgang 
Appears in Collections:Theses

Files in This Item:
File Description SizeFormat
MA_Gross.pdf4.13 MBAdobe PDFView/Open
Show full item record

Page view(s)

94
checked on Dec 27, 2024

Download(s)

145
checked on Dec 27, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.