Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorSchäfers, Michael-
dc.contributor.authorSchnirpel, Thorben
dc.date.accessioned2020-09-29T14:33:39Z-
dc.date.available2020-09-29T14:33:39Z-
dc.date.created2018
dc.date.issued2018-04-20
dc.identifier.urihttp://hdl.handle.net/20.500.12738/8275-
dc.description.abstractIm Rahmen dieser Bachelorarbeit wird eine performante Kommunikationsschnittstelle entworfen und implementiert. Diese Kommunikationsschnittstelle besteht aus einem Mikroprozessorinterface und einer digitalen Schaltung für die Kommunikation. Die Kommunikation ndet dabei zwischen einem STM32F4 Mikrocontroller und einem Field Programmable Gate Array (FPGA) der Spartan-6 Familie über den Flexible Static Memory Controller (FSMC) von ST statt. Um eine möglichst performante Kommunikation zu realisieren, wurde im ersten Schritt die FSMC-Schnittstelle ausführlich analysiert. Die aus der Analyse gewonnenen Informationen wurden im nächsten Schritt verwendet, um Entwürfe für mögliche digitale Schaltungen zur Kommunikation zu entwerfen. Es werden drei Entwürfe vorgestellt und diskutiert. Neben der digitalen Schaltung zur Kommunikation wurde auch ein Mikroprozessorinterface entworfen. Der Entwurf des Mikroprozessorinterfaces wurde zusammen mit einem ausgewählten Entwurf für die Kommunikation auf einem FPGA implementiert. Anschließend wird die Performance der Kommunikationsschnittstelle gemessen, diskutiert und mit anderen Schnittstellen verglichen.de
dc.description.abstractThis thesis is about the design and the implementation of a high-performance communication interface. This communication interface consists of a microprocessor interface and a digital circuit for communication. Communication takes place between a STM32F4 microcontroller and a Field Programmable Gate Array (FPGA) of the Spartan-6 family via the Flexible Static Memory Controller (FSMC) from ST. In order to implement a high-performance communication, the FSMC was analyzed in the rst step. The information from the analysis was used in the next step to design drafts for possible digital circuits for communication. Three designs will be presented and discussed. In addition to the digital communication circuit, a microprocessor interface was designed. The design of the microprocessor interface in combination with a selected design for communication was implemented on an FPGA. Afterwards, the performance of the communication interface is measured, discussed and compared with other interfaces.en
dc.language.isodede
dc.rights.urihttp://rightsstatements.org/vocab/InC/1.0/-
dc.subjectFSMCde
dc.subjectFPGAde
dc.subjectMikrocontrollerde
dc.subjectKommunikationsschnittstellede
dc.subjectMikroprozessorinterfacede
dc.subjectPerformancede
dc.subjectFSMCen
dc.subjectFPGAen
dc.subjectmicrocontrolleren
dc.subjectcommunication interfaceen
dc.subjectmicroprocessor interfaceen
dc.subjectperformanceen
dc.subject.ddc004 Informatik
dc.titleHardwarenahe Analyse und Entwicklung einer performantenKommunikationsschnittstelle zwischen Mikrocontroller und Field Programmable Gate Array basierend auf dem Flexible Static Memory Controllerde
dc.title.alternativeLow-level analysis and development of a high-performance communication interface between a microcontroller and a Field Programmable Gate Array based on the Flexible Static Memory Controlleren
dc.typeThesis
openaire.rightsinfo:eu-repo/semantics/openAccess
thesis.grantor.departmentDepartment Informatik
thesis.grantor.placeHamburg
thesis.grantor.universityOrInstitutionHochschule für angewandte Wissenschaften Hamburg
tuhh.contributor.refereeTiedemann, Tim-
tuhh.gvk.ppn1019290544
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-82776-
tuhh.note.externpubl-mit-pod
tuhh.note.intern1
tuhh.oai.showtrueen_US
tuhh.opus.id4217
tuhh.publication.instituteDepartment Informatik
tuhh.type.opusBachelor Thesis-
dc.subject.gndField programmable gate array
dc.subject.gndGate-Array-Bauelement
dc.subject.gndMikrocontroller
dc.subject.gndEffizienz
dc.type.casraiSupervised Student Publication-
dc.type.dinibachelorThesis-
dc.type.driverbachelorThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersion
dc.type.thesisbachelorThesis
dcterms.DCMITypeText-
tuhh.dnb.statusdomain-
item.creatorGNDSchnirpel, Thorben-
item.fulltextWith Fulltext-
item.creatorOrcidSchnirpel, Thorben-
item.grantfulltextopen-
item.cerifentitytypePublications-
item.advisorGNDSchäfers, Michael-
item.languageiso639-1de-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
item.openairetypeThesis-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
Bachelorarbeit_ThorbenSchnirpel.pdf6.55 MBAdobe PDFView/Open
Show simple item record

Page view(s)

222
checked on Dec 26, 2024

Download(s)

896
checked on Dec 26, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.