Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorFitz, Robert-
dc.contributor.authorFröhlich, Robin Rolf
dc.date.accessioned2020-09-29T14:57:28Z-
dc.date.available2020-09-29T14:57:28Z-
dc.date.created2018
dc.date.issued2019-02-25
dc.identifier.urihttp://hdl.handle.net/20.500.12738/8617-
dc.description.abstractIm Rahmen dieser Arbeit wird ein IP-Core vorgestellt, welcher basierend auf einem KC705 FPGA-Board als Coprozessor für Mustererkennung genutzt werden kann. Dabei erreicht der IP-Core eine vom FPGA begrenzten Signalabtastrate von 1 Gigasamplespro Sekunde bei einer Auflösung von 14 Bit. Er lässt sich über AXI zur Laufzeit konfigurieren. Es wird ferner ein Test-system vorgestellt, welches diesen IP-Core verwendet und verifiziert. Für den IP-Core wird der Algorithmus Summe der Absoluten Differenzen zur Mustererkennung verwendet.de
dc.description.abstractIn this work a pattern recognition co-processor IP-Core is presented that shall be used on a KC705 FPGA board. It can recognize patterns in 14 bit wide signals with sampling rates up to 1 Gigasamples per second. It is configurable at runtime via AXI. Additionally, a test system is introduced that uses the presented IP-core which is also used for validation of such. For pat-tern recognition, sum of absolute differences is used as the algorithm of choice.en
dc.language.isodede
dc.rights.urihttp://rightsstatements.org/vocab/InC/1.0/-
dc.subject.ddc621.3 Elektrotechnik, Elektronik
dc.titleFPGA-gestützte latenzarme Mustererkennung für analoge Signale im Sub-Gigahertz-Bereichde
dc.title.alternativeFPGA-based low latency pattern recognition for analog signals below 1 Gigahertzen
dc.typeThesis
openaire.rightsinfo:eu-repo/semantics/openAccess
thesis.grantor.departmentDepartment Informations- und Elektrotechnik
thesis.grantor.placeHamburg
thesis.grantor.universityOrInstitutionHochschule für angewandte Wissenschaften Hamburg
tuhh.contributor.refereeBerger, Michael-
tuhh.gvk.ppn106653098X
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-86198-
tuhh.note.externpubl-mit-pod
tuhh.note.intern1
tuhh.oai.showtrueen_US
tuhh.opus.id4542
tuhh.publication.instituteDepartment Informations- und Elektrotechnik
tuhh.type.opusMasterarbeit-
dc.subject.gndField programmable gate array
dc.subject.gndMustererkennung
dc.type.casraiSupervised Student Publication-
dc.type.dinimasterThesis-
dc.type.drivermasterThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersion
dc.type.thesismasterThesis
dcterms.DCMITypeText-
tuhh.dnb.statusdomain-
item.creatorGNDFröhlich, Robin Rolf-
item.fulltextWith Fulltext-
item.creatorOrcidFröhlich, Robin Rolf-
item.grantfulltextopen-
item.cerifentitytypePublications-
item.advisorGNDFitz, Robert-
item.languageiso639-1de-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
item.openairetypeThesis-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
Masterarbeit.pdf1.21 MBAdobe PDFView/Open
Show simple item record

Page view(s)

155
checked on Dec 26, 2024

Download(s)

200
checked on Dec 26, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.