Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorRiemschneider, Karl-Ragmar-
dc.contributor.authorTeichert, Frederik
dc.date.accessioned2020-09-29T16:08:10Z-
dc.date.available2020-09-29T16:08:10Z-
dc.date.created2009
dc.date.issued2009-05-13
dc.identifier.urihttp://hdl.handle.net/20.500.12738/9670-
dc.description.abstractFür High-End-Anwendungen der digitalen Signalverarbeitung sind Digital-Down-Converter in integrierten Schaltungen nicht leistungsstark genug und nicht portabel, weshalb diese auf FPGAs implementiert werden. Es werden verschiedene Ansätze verfolgt, einen Digital- Down-Converter in VHDL zu implementieren, wobei die Schwerpunkte auf hardware-optimierter Dezimation und der Erzeugung harmonischer Schwingungen mit digitalen Schaltungen liegen. Am Ende der Diplomarbeit werden die Implementierungen miteinander verglichen und die Ergebnisse sowie weitere Optimierungsmöglichkeiten vergleichend dargestelltde
dc.description.abstractDigital-down-converters in integrated circuits are not fast enough for modern high-end-applications in digital signal processing. DDCs in field-programmable-gate-arrays can achieve much better data throughput and reach a higher clockrate and are suitable for reuse. This diploma theses puts emphasis on generating harmonic sinusodial signals with hardware optimized digital circuits and hardware optimized decimation with (S)CIC-decimators in VHDL. Different DDC approaches are shown and are compared with each other in respect of chip complexity and performance.en
dc.language.isodede
dc.rights.urihttp://rightsstatements.org/vocab/InC/1.0/-
dc.subject.ddc620 Ingenieurwissenschaften und Maschinenbau
dc.titleDigital-Down-Converter für Field-Programmable-Gate-Arrays in VHDLde
dc.typeThesis
openaire.rightsinfo:eu-repo/semantics/openAccess
thesis.grantor.departmentDepartment Informations- und Elektrotechnik
thesis.grantor.placeHamburg
thesis.grantor.universityOrInstitutionHochschule für angewandte Wissenschaften Hamburg
tuhh.contributor.refereeSchubert, Franz-
tuhh.gvk.ppn599628464
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-96727-
tuhh.note.externpubl-mit-pod
tuhh.note.intern1
tuhh.oai.showtrueen_US
tuhh.opus.id750
tuhh.publication.instituteDepartment Informations- und Elektrotechnik
tuhh.type.opusMasterarbeit-
dc.subject.gndVHDL
dc.subject.gndInterdigitalwandler
dc.subject.gndField programmable gate array
dc.type.casraiSupervised Student Publication-
dc.type.dinimasterThesis-
dc.type.drivermasterThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersion
dc.type.thesismasterThesis
dcterms.DCMITypeText-
tuhh.dnb.statusdomain-
item.creatorGNDTeichert, Frederik-
item.fulltextWith Fulltext-
item.creatorOrcidTeichert, Frederik-
item.grantfulltextopen-
item.cerifentitytypePublications-
item.advisorGNDRiemschneider, Karl-Ragmar-
item.languageiso639-1de-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
item.openairetypeThesis-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
da_teichert.pdf3.35 MBAdobe PDFView/Open
Show simple item record

Page view(s)

291
checked on Dec 26, 2024

Download(s)

607
checked on Dec 26, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.