DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Schwarz, Bernd | - |
dc.contributor.author | Bordasc, Heiko | |
dc.date.accessioned | 2020-09-29T16:12:19Z | - |
dc.date.available | 2020-09-29T16:12:19Z | - |
dc.date.created | 2009 | |
dc.date.issued | 2009-09-29 | |
dc.identifier.uri | http://hdl.handle.net/20.500.12738/9716 | - |
dc.description.abstract | Diese Arbeit behandelt die VHDL-Modellierung einer FPGA basierten Geschwindigkeitsregelung für ein autonomes Fahrzeug. Bestehend aus einem Pulszähler, einem PI-Regler mit integriertem Abtastratentimer und einem PWM Modul, wird der V-Regler IP Core in ein MicroBlaze Bussystem integriert und auf einer SoC Plattform implementiert. Der PI-Regler wird in einer dreistufigen Pipeline implementiert und ist für die globale Zeitgebung des Systems zuständig. Ein Datenlogger speichert die Messdaten im SRAM und überträgt diese anschließend über die serielle Schnittstelle an den PC. | de |
dc.description.abstract | This thesis describes the modelling of an FPGA based speed control unit for an autonomous vehicle. Containing a pulsecounter, a PI-Controller with an integrated periodtimer and a PWM modul, the IP Core is integrated into a microblaze bussystem and implemented on a system-on-chip platform. The PI-Controller is implemented in a three-stage pipeline and is responsible for the global time setting of the system. A datalogger saves the measured data in the SRAM and transfers them over the serial interface to the Pc. | en |
dc.language.iso | de | de |
dc.rights.uri | http://rightsstatements.org/vocab/InC/1.0/ | - |
dc.subject.ddc | 004 Informatik | |
dc.title | VHDL-Modellierung einer Geschwindigkeitsregelung für ein autonomes Fahrzeugimplementiert auf einer SoC-Plattform | de |
dc.type | Thesis | |
openaire.rights | info:eu-repo/semantics/openAccess | |
thesis.grantor.department | Department Informatik | |
thesis.grantor.place | Hamburg | |
thesis.grantor.universityOrInstitution | Hochschule für angewandte Wissenschaften Hamburg | |
tuhh.contributor.referee | Korf, Franz | - |
tuhh.gvk.ppn | 609644165 | |
tuhh.identifier.urn | urn:nbn:de:gbv:18302-reposit-97189 | - |
tuhh.note.extern | publ-mit-pod | |
tuhh.note.intern | 1 | |
tuhh.oai.show | true | en_US |
tuhh.opus.id | 817 | |
tuhh.publication.institute | Department Informatik | |
tuhh.type.opus | Bachelor Thesis | - |
dc.subject.gnd | VHDL | |
dc.subject.gnd | Field programmable gate array | |
dc.type.casrai | Supervised Student Publication | - |
dc.type.dini | bachelorThesis | - |
dc.type.driver | bachelorThesis | - |
dc.type.status | info:eu-repo/semantics/publishedVersion | |
dc.type.thesis | bachelorThesis | |
dcterms.DCMIType | Text | - |
tuhh.dnb.status | domain | - |
item.creatorGND | Bordasc, Heiko | - |
item.fulltext | With Fulltext | - |
item.creatorOrcid | Bordasc, Heiko | - |
item.grantfulltext | open | - |
item.cerifentitytype | Publications | - |
item.advisorGND | Schwarz, Bernd | - |
item.languageiso639-1 | de | - |
item.openairecristype | http://purl.org/coar/resource_type/c_46ec | - |
item.openairetype | Thesis | - |
Appears in Collections: | Theses |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
BA_Thesis_Bordasch.pdf | 2.75 MB | Adobe PDF | View/Open |
Note about this record
Export
Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.