Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorSchwarz, Bernd-
dc.contributor.authorKirschke, Marco
dc.date.accessioned2020-09-29T16:12:49Z-
dc.date.available2020-09-29T16:12:49Z-
dc.date.created2009
dc.date.issued2009-09-30
dc.identifier.urihttp://hdl.handle.net/20.500.12738/9723-
dc.description.abstractIn dieser Arbeit wird die Entwicklung einer aus VHDL-Modulen bestehenden Prozessorelementkette zur Echtzeit Verarbeitung von Videodaten für den Einsatz in einem Fahrerassistenzsystem zur Fahrspurerkennung beschrieben. Dazu wurde ein Prototyp entwickelt, der die Aufbereitung und Verarbeitung von Bilddaten einer digitalen Videokamera in einem FPGA-basierten System-on-Chip vornimmt. Die aus den Videodaten ermittelten Messpunkte werden verwendet, um den Verlauf der Fahrspur durch einen Polynom dritten Grades darstellen zu können. Für die weitere Verarbeitung der Messdaten auf der FPGA Plattform, ist der Einsatz eines VHDLCodegenerators untersucht worden, der die Umsetzung einer abstrakten mathematischen, in MATLAB-Code erstellten, Modellierung in den RTL-Code einer Fixed-Point Implementierung vornimmt.de
dc.description.abstractIn this thesis the development of a real-time image processing pipeline, composed of VHDL-modules, for the usage in lane detection systems is described. Therefore a prefiguration was created, which handles the preparation and the image processing of video data from a digital camera in a FPGA-based system-on-chip. With the detection of measurement points from the video data stream, the lane could be described as a third order polynomial. Referring to the further data processing, a VHDL-code generator tool was evaluated, which performs the translation of an abstract mathematical model, designed in MATLAB-Code, into a fixed-point implementation supporting RTL-Code.en
dc.language.isodede
dc.rights.urihttp://rightsstatements.org/vocab/InC/1.0/-
dc.subject.ddc004 Informatik
dc.titleEchtzeitbildverarbeitung mit einer FPGA-basierten Prozessorelementkette in einem Fahrspurerkennungssystemde
dc.typeThesis
openaire.rightsinfo:eu-repo/semantics/openAccess
thesis.grantor.departmentDepartment Informatik
thesis.grantor.placeHamburg
thesis.grantor.universityOrInstitutionHochschule für angewandte Wissenschaften Hamburg
tuhh.contributor.refereeSchäfers, Michael-
tuhh.gvk.ppn609698796
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-97259-
tuhh.note.externpubl-mit-pod
tuhh.note.intern1
tuhh.oai.showtrueen_US
tuhh.opus.id827
tuhh.publication.instituteDepartment Informatik
tuhh.type.opusBachelor Thesis-
dc.subject.gndField programmable gate array
dc.subject.gndVHDL
dc.type.casraiSupervised Student Publication-
dc.type.dinibachelorThesis-
dc.type.driverbachelorThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersion
dc.type.thesisbachelorThesis
dcterms.DCMITypeText-
tuhh.dnb.statusdomain-
item.creatorGNDKirschke, Marco-
item.fulltextWith Fulltext-
item.creatorOrcidKirschke, Marco-
item.grantfulltextopen-
item.cerifentitytypePublications-
item.advisorGNDSchwarz, Bernd-
item.languageiso639-1de-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
item.openairetypeThesis-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
BA_Kirschke.pdf1.82 MBAdobe PDFView/Open
Show simple item record

Page view(s)

121
checked on Dec 26, 2024

Download(s)

340
checked on Dec 26, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.