DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Schwarz, Bernd | - |
dc.contributor.author | Kirschke, Marco | |
dc.date.accessioned | 2020-09-29T16:12:49Z | - |
dc.date.available | 2020-09-29T16:12:49Z | - |
dc.date.created | 2009 | |
dc.date.issued | 2009-09-30 | |
dc.identifier.uri | http://hdl.handle.net/20.500.12738/9723 | - |
dc.description.abstract | In dieser Arbeit wird die Entwicklung einer aus VHDL-Modulen bestehenden Prozessorelementkette zur Echtzeit Verarbeitung von Videodaten für den Einsatz in einem Fahrerassistenzsystem zur Fahrspurerkennung beschrieben. Dazu wurde ein Prototyp entwickelt, der die Aufbereitung und Verarbeitung von Bilddaten einer digitalen Videokamera in einem FPGA-basierten System-on-Chip vornimmt. Die aus den Videodaten ermittelten Messpunkte werden verwendet, um den Verlauf der Fahrspur durch einen Polynom dritten Grades darstellen zu können. Für die weitere Verarbeitung der Messdaten auf der FPGA Plattform, ist der Einsatz eines VHDLCodegenerators untersucht worden, der die Umsetzung einer abstrakten mathematischen, in MATLAB-Code erstellten, Modellierung in den RTL-Code einer Fixed-Point Implementierung vornimmt. | de |
dc.description.abstract | In this thesis the development of a real-time image processing pipeline, composed of VHDL-modules, for the usage in lane detection systems is described. Therefore a prefiguration was created, which handles the preparation and the image processing of video data from a digital camera in a FPGA-based system-on-chip. With the detection of measurement points from the video data stream, the lane could be described as a third order polynomial. Referring to the further data processing, a VHDL-code generator tool was evaluated, which performs the translation of an abstract mathematical model, designed in MATLAB-Code, into a fixed-point implementation supporting RTL-Code. | en |
dc.language.iso | de | de |
dc.rights.uri | http://rightsstatements.org/vocab/InC/1.0/ | - |
dc.subject.ddc | 004 Informatik | |
dc.title | Echtzeitbildverarbeitung mit einer FPGA-basierten Prozessorelementkette in einem Fahrspurerkennungssystem | de |
dc.type | Thesis | |
openaire.rights | info:eu-repo/semantics/openAccess | |
thesis.grantor.department | Department Informatik | |
thesis.grantor.place | Hamburg | |
thesis.grantor.universityOrInstitution | Hochschule für angewandte Wissenschaften Hamburg | |
tuhh.contributor.referee | Schäfers, Michael | - |
tuhh.gvk.ppn | 609698796 | |
tuhh.identifier.urn | urn:nbn:de:gbv:18302-reposit-97259 | - |
tuhh.note.extern | publ-mit-pod | |
tuhh.note.intern | 1 | |
tuhh.oai.show | true | en_US |
tuhh.opus.id | 827 | |
tuhh.publication.institute | Department Informatik | |
tuhh.type.opus | Bachelor Thesis | - |
dc.subject.gnd | Field programmable gate array | |
dc.subject.gnd | VHDL | |
dc.type.casrai | Supervised Student Publication | - |
dc.type.dini | bachelorThesis | - |
dc.type.driver | bachelorThesis | - |
dc.type.status | info:eu-repo/semantics/publishedVersion | |
dc.type.thesis | bachelorThesis | |
dcterms.DCMIType | Text | - |
tuhh.dnb.status | domain | - |
item.creatorGND | Kirschke, Marco | - |
item.fulltext | With Fulltext | - |
item.creatorOrcid | Kirschke, Marco | - |
item.grantfulltext | open | - |
item.cerifentitytype | Publications | - |
item.advisorGND | Schwarz, Bernd | - |
item.languageiso639-1 | de | - |
item.openairecristype | http://purl.org/coar/resource_type/c_46ec | - |
item.openairetype | Thesis | - |
Appears in Collections: | Theses |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
BA_Kirschke.pdf | 1.82 MB | Adobe PDF | View/Open |
Note about this record
Export
Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.