Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorSchäfers, Michael-
dc.contributor.authorJestel, Andre
dc.date.accessioned2020-09-29T10:43:37Z-
dc.date.available2020-09-29T10:43:37Z-
dc.date.created2010
dc.date.issued2010-09-28
dc.identifier.urihttp://hdl.handle.net/20.500.12738/5175-
dc.description.abstractDiese Arbeit beschreibt anhand konkret implementierter Anwendungen, wie die VHDLSimulation mit Hilfe von SystemC verteilt und interaktiv erweitert werden kann. Demonstriert wird, wie die Simulation innerhalb von ModelSim mit einem externen Videospeicher kommuniziert, so dass beliebige Signale während der Simulation visualisierbar werden. Des weiteren wird gezeigt, wie die laufende Simulation durch ein virtuelles Keyboard von außen gesteuert und beeinflusst werden kann. Zusätzlich thematisiert werden Möglichkeiten zur Kopplung von verteilten Simulationen.de
dc.description.abstractIn this report the distribution and extension of a VHDL simulation by using SystemC on the basis of concrete implemented applications is described. This thesis demonstrates how a simulation in ModelSim communicates with an external Video-RAM so that debug information can be visualized during the simulation. Also the controlling of a running simulation by using an external virtual keyboard is indicated. Additionally possibilities of connecting distributed simulations are discussed.en
dc.language.isodede
dc.rights.urihttp://rightsstatements.org/vocab/InC/1.0/-
dc.subject.ddc004 Informatik
dc.titleEntwicklung einer ModelSim-basierten und verteilten Simulationsumgebung mit SystemC, VHDL und Javade
dc.typeThesis
openaire.rightsinfo:eu-repo/semantics/openAccess
thesis.grantor.departmentDepartment Informatik
thesis.grantor.placeHamburg
thesis.grantor.universityOrInstitutionHochschule für angewandte Wissenschaften Hamburg
tuhh.contributor.refereeCanzler, Thomas-
tuhh.gvk.ppn635723085
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-51779-
tuhh.note.externpubl-mit-pod
tuhh.note.intern1
tuhh.oai.showtrueen_US
tuhh.opus.id1076
tuhh.publication.instituteDepartment Informatik
tuhh.type.opusBachelor Thesis-
dc.subject.gndSystemC
dc.subject.gndVHDL
dc.type.casraiSupervised Student Publication-
dc.type.dinibachelorThesis-
dc.type.driverbachelorThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersion
dc.type.thesisbachelorThesis
dcterms.DCMITypeText-
tuhh.dnb.statusdomain-
item.creatorGNDJestel, Andre-
item.fulltextWith Fulltext-
item.creatorOrcidJestel, Andre-
item.grantfulltextopen-
item.cerifentitytypePublications-
item.advisorGNDSchäfers, Michael-
item.languageiso639-1de-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
item.openairetypeThesis-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
AndreJestel_Bachelorarbeit.pdf555.72 kBAdobe PDFView/Open
Show simple item record

Page view(s)

144
checked on Dec 26, 2024

Download(s)

331
checked on Dec 26, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.