Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorSchwarz, Bernd-
dc.contributor.authorAndreae, Johann-Nikolaus
dc.date.accessioned2020-09-29T10:58:22Z-
dc.date.available2020-09-29T10:58:22Z-
dc.date.created2011
dc.date.issued2011-06-21
dc.identifier.urihttp://hdl.handle.net/20.500.12738/5352-
dc.description.abstractImplementierung einer Bildverarbeitungspipeline zur Darstellung des projektiv transformierten Kamerabildes auf einem VGA-Monitor unter Verwendung des modellbasierten Entwicklungskonzeptes des „System Generators“ von Xilinx zur Entwicklung von FPGA-Echtzeitsystemen. Zur Regenerierung des Bilddatenstromes hinter der projektiven Bildtranformation wird ein Zwischenspeicher mit einem minimalen Verbrauch von FPGA-Hardwareresourcen eingesetzt. Die Mindestgröße des Zwischenspeichers wird durch die Analysen des Abstandes zwischen Quell- und Zielkoordinate der Bildpunkte in der projektiven Transformation ermittelt.de
dc.description.abstractImplementation of an image processing pipeline to display of the projective transformed camera image on a VGA monitor using the model-based development concept from the "system generator" to develop Xilinx FPGA real-time systems. To regenerate the image data stream behind the projective transformation a frame buffer is used with a minimum consumption of FPGA hardware resources. The minimum cache size is determined by the analysis of the distance between source and target coordinate of the pixels in the projective transformation.en
dc.language.isodede
dc.rights.urihttp://rightsstatements.org/vocab/InC/1.0/-
dc.subject.ddc004 Informatik
dc.titleAutomatische VHDL-Codegenerierung für Beschleunigermodule einer SoC-Plattform am Beispiel der CCD-basierten Fahrspurerkennungde
dc.typeThesis
openaire.rightsinfo:eu-repo/semantics/openAccess
thesis.grantor.departmentDepartment Informatik
thesis.grantor.placeHamburg
thesis.grantor.universityOrInstitutionHochschule für angewandte Wissenschaften Hamburg
tuhh.contributor.refereeCanzler, Thomas-
tuhh.gvk.ppn662525671
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-53542-
tuhh.note.externpubl-mit-pod
tuhh.note.intern1
tuhh.oai.showtrueen_US
tuhh.opus.id1262
tuhh.publication.instituteDepartment Informatik
tuhh.type.opusMasterarbeit-
dc.subject.gndVHDL
dc.type.casraiSupervised Student Publication-
dc.type.dinimasterThesis-
dc.type.drivermasterThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersion
dc.type.thesismasterThesis
dcterms.DCMITypeText-
tuhh.dnb.statusdomain-
item.creatorGNDAndreae, Johann-Nikolaus-
item.fulltextWith Fulltext-
item.creatorOrcidAndreae, Johann-Nikolaus-
item.grantfulltextopen-
item.cerifentitytypePublications-
item.advisorGNDSchwarz, Bernd-
item.languageiso639-1de-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
item.openairetypeThesis-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
andreae_masterarbeit.pdf4.83 MBAdobe PDFView/Open
Show simple item record

Page view(s)

271
checked on Dec 26, 2024

Download(s)

359
checked on Dec 26, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.