DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Schwarz, Bernd | - |
dc.contributor.author | Andreae, Johann-Nikolaus | |
dc.date.accessioned | 2020-09-29T10:58:22Z | - |
dc.date.available | 2020-09-29T10:58:22Z | - |
dc.date.created | 2011 | |
dc.date.issued | 2011-06-21 | |
dc.identifier.uri | http://hdl.handle.net/20.500.12738/5352 | - |
dc.description.abstract | Implementierung einer Bildverarbeitungspipeline zur Darstellung des projektiv transformierten Kamerabildes auf einem VGA-Monitor unter Verwendung des modellbasierten Entwicklungskonzeptes des „System Generators“ von Xilinx zur Entwicklung von FPGA-Echtzeitsystemen. Zur Regenerierung des Bilddatenstromes hinter der projektiven Bildtranformation wird ein Zwischenspeicher mit einem minimalen Verbrauch von FPGA-Hardwareresourcen eingesetzt. Die Mindestgröße des Zwischenspeichers wird durch die Analysen des Abstandes zwischen Quell- und Zielkoordinate der Bildpunkte in der projektiven Transformation ermittelt. | de |
dc.description.abstract | Implementation of an image processing pipeline to display of the projective transformed camera image on a VGA monitor using the model-based development concept from the "system generator" to develop Xilinx FPGA real-time systems. To regenerate the image data stream behind the projective transformation a frame buffer is used with a minimum consumption of FPGA hardware resources. The minimum cache size is determined by the analysis of the distance between source and target coordinate of the pixels in the projective transformation. | en |
dc.language.iso | de | de |
dc.rights.uri | http://rightsstatements.org/vocab/InC/1.0/ | - |
dc.subject.ddc | 004 Informatik | |
dc.title | Automatische VHDL-Codegenerierung für Beschleunigermodule einer SoC-Plattform am Beispiel der CCD-basierten Fahrspurerkennung | de |
dc.type | Thesis | |
openaire.rights | info:eu-repo/semantics/openAccess | |
thesis.grantor.department | Department Informatik | |
thesis.grantor.place | Hamburg | |
thesis.grantor.universityOrInstitution | Hochschule für angewandte Wissenschaften Hamburg | |
tuhh.contributor.referee | Canzler, Thomas | - |
tuhh.gvk.ppn | 662525671 | |
tuhh.identifier.urn | urn:nbn:de:gbv:18302-reposit-53542 | - |
tuhh.note.extern | publ-mit-pod | |
tuhh.note.intern | 1 | |
tuhh.oai.show | true | en_US |
tuhh.opus.id | 1262 | |
tuhh.publication.institute | Department Informatik | |
tuhh.type.opus | Masterarbeit | - |
dc.subject.gnd | VHDL | |
dc.type.casrai | Supervised Student Publication | - |
dc.type.dini | masterThesis | - |
dc.type.driver | masterThesis | - |
dc.type.status | info:eu-repo/semantics/publishedVersion | |
dc.type.thesis | masterThesis | |
dcterms.DCMIType | Text | - |
tuhh.dnb.status | domain | - |
item.creatorGND | Andreae, Johann-Nikolaus | - |
item.fulltext | With Fulltext | - |
item.creatorOrcid | Andreae, Johann-Nikolaus | - |
item.grantfulltext | open | - |
item.cerifentitytype | Publications | - |
item.advisorGND | Schwarz, Bernd | - |
item.languageiso639-1 | de | - |
item.openairecristype | http://purl.org/coar/resource_type/c_46ec | - |
item.openairetype | Thesis | - |
Appears in Collections: | Theses |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
andreae_masterarbeit.pdf | 4.83 MB | Adobe PDF | View/Open |
Note about this record
Export
Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.