Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorKorf, Franz-
dc.contributor.authorSalathé, Jan Jasper
dc.date.accessioned2020-09-29T13:31:45Z-
dc.date.available2020-09-29T13:31:45Z-
dc.date.created2016
dc.date.issued2016-06-28
dc.identifier.urihttp://hdl.handle.net/20.500.12738/7415-
dc.description.abstractDie aktuelle Entwicklung neuer Anwendungen wie Advanced Driver Assistance Systems im Automobil zeigen, dass zukünftige Fahrzeugnetze einen steigenden Bedarf an Bandbreite aufweisen werden, während Fahrzeugnetze ein weiteres Spektrum an Echtzeitanforderungen erfüllen müssen. Da gegenwärtig verwendete Technologien in absehbarer Zeit diesen Anforderungen nicht mehr gerechtwerden, stellt Real-Time Ethernet einen geeigneten Nachfolger dar. Das weite Spektrum an Echtzeitanforderungen erfordert die Kombination mehrerer Konzepte für Real-Time Ethernet. Time Sensitive Networking (TSN) stellt eines dieser Konzepte dar. Diese Arbeit befasst sich mit der Entwicklung eines Frameworks für TSN Switches. Ziel ist es, in Zukunft über ein Framework zur flexiblen Kombination mehrerer Konzepte für Real-Time Ethernet zu einem Prototypen zu verfügen und daran zukünftige Fahrzeugnetze zu evaluieren. Das Framework wurde auf Basis des NetFPGA 1G Boards umgesetzt.de
dc.description.abstractNew applications like Advanced Driver Assistance Systems show an increasing demand for bandwidth in future in-car networks, as real-time requirements become more diverse. While current technology will fail to fulfill these demands in foreseeable future, Real-Time Ethernet will satisfy them. The increasing diversity of demands for real-time communication requires the combination of different concepts for Reat-Time Ethernet. Time Sensitive Networking (TSN) is one of them. In this thesis, a framework for prototypes of TSN Switches is developed. This framework allows the flexible combination of multiple Real-Time Ethernet concepts to build and evaluate prototypes of future in-car networks. It is based on the NetFPGA 1G Board.en
dc.language.isodede
dc.rights.urihttp://rightsstatements.org/vocab/InC/1.0/-
dc.subject.ddc004 Informatik
dc.titleFPGA basiertes HW/SW Codesign eines Frameworks für TSN Switchesde
dc.title.alternativeFPGA based HW/SW Codesign of a Framework for TSN Switchesen
dc.typeThesis
openaire.rightsinfo:eu-repo/semantics/openAccess
thesis.grantor.departmentDepartment Informatik
thesis.grantor.placeHamburg
thesis.grantor.universityOrInstitutionHochschule für angewandte Wissenschaften Hamburg
tuhh.contributor.refereeMeisel, Andreas-
tuhh.gvk.ppn862163862
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-74171-
tuhh.note.externpubl-mit-pod
tuhh.note.intern1
tuhh.oai.showtrueen_US
tuhh.opus.id3397
tuhh.publication.instituteDepartment Informatik
tuhh.type.opusMasterarbeit-
dc.subject.gndSteuerungstechnik
dc.subject.gndEthernet
dc.type.casraiSupervised Student Publication-
dc.type.dinimasterThesis-
dc.type.drivermasterThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersion
dc.type.thesismasterThesis
dcterms.DCMITypeText-
tuhh.dnb.statusdomain-
item.advisorGNDKorf, Franz-
item.languageiso639-1de-
item.fulltextWith Fulltext-
item.creatorGNDSalathé, Jan Jasper-
item.openairetypeThesis-
item.grantfulltextopen-
item.creatorOrcidSalathé, Jan Jasper-
item.cerifentitytypePublications-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
MA_SalathCo.pdf5.51 MBAdobe PDFView/Open
Show simple item record

Page view(s)

160
checked on Jan 13, 2025

Download(s)

52
checked on Jan 13, 2025

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.