Fulltext available Open Access
DC FieldValueLanguage
dc.contributor.advisorHasemann, Henning-
dc.contributor.authorStöppler, Mareike
dc.date.accessioned2020-09-29T16:22:34Z-
dc.date.available2020-09-29T16:22:34Z-
dc.date.created2010
dc.date.issued2010-05-18
dc.identifier.urihttp://hdl.handle.net/20.500.12738/9866-
dc.description.abstractDiese Arbeit umfasst die Implementierung einer Ethernetschnittelle auf einem FPGA unter Verwendung des Entwicklerboards Spartan-3E der Firma XILINX, Inc.. Die Implementierung erfolgt im Rahmen des OPERAExperimentes zum experimentellen Nachweis der Neutrinooszillation, an welchem unter anderem die Universitäten Hamburg und Rostock beteiligt sind. Vorgestellt werden die Grundlagen der Netzwerkübertragung, der Ethernetstandards und des Aufbaus eines FPGAs. Für die konkrete Umsetzung wird ein Quelltext mittels VHDL zur Konfiguration des FPGAs entwickelt. Es wird die Simulation des erstellten digitalen Schaltkreises und das Testen der Sendung eines Ethernetframes dargestellt und erläutert.de
dc.description.abstractThis report examines the construction of an ethernetinterface on a FPGA using the developementboard Spartan-3E of the company XILINX, Inc.. This task is part of the OPERA-Experiment for the experimental evidence of the phenomenon of neutrino oscillations, with cooperation of the universities of Hamburg and Rostock. The basics of networktransmission, of ethernetstandards and FPGAs are shown. For the implementation there will be developed a source code using VHDL to configure the FPGA. The simulation of a constructed digital circuit and the test of transmitted ethernetframe will be displayed and explained.en
dc.language.isodede
dc.rights.urihttp://rightsstatements.org/vocab/InC/1.0/-
dc.subject.ddc620 Ingenieurwissenschaften und Maschinenbau
dc.titleImplementierung einer Ethernetschnittstelle auf einem FPGAde
dc.title.alternativeImplementation of an ethernetinterface on a FPGAen
dc.typeThesis
openaire.rightsinfo:eu-repo/semantics/openAccess
thesis.grantor.departmentDepartment Informations- und Elektrotechnik
thesis.grantor.placeHamburg
thesis.grantor.universityOrInstitutionHochschule für angewandte Wissenschaften Hamburg
tuhh.contributor.refereeMeiners, Ulfert-
tuhh.gvk.ppn626298075
tuhh.identifier.urnurn:nbn:de:gbv:18302-reposit-98687-
tuhh.note.externpubl-mit-pod
tuhh.note.intern1
tuhh.oai.showtrueen_US
tuhh.opus.id981
tuhh.publication.instituteDepartment Informations- und Elektrotechnik
tuhh.type.opusMasterarbeit-
dc.subject.gndEthernet
dc.subject.gndSchnittstelle
dc.subject.gndField programmable gate array
dc.subject.gndVHDL
dc.type.casraiSupervised Student Publication-
dc.type.dinimasterThesis-
dc.type.drivermasterThesis-
dc.type.statusinfo:eu-repo/semantics/publishedVersion
dc.type.thesismasterThesis
dcterms.DCMITypeText-
tuhh.dnb.statusdomain-
item.openairecristypehttp://purl.org/coar/resource_type/c_46ec-
item.fulltextWith Fulltext-
item.grantfulltextopen-
item.openairetypeThesis-
item.creatorGNDStöppler, Mareike-
item.languageiso639-1de-
item.creatorOrcidStöppler, Mareike-
item.cerifentitytypePublications-
item.advisorGNDHasemann, Henning-
Appears in Collections:Theses
Files in This Item:
File Description SizeFormat
Ethernetschnittstelle_FPGA.pdf2.68 MBAdobe PDFView/Open
Show simple item record

Page view(s)

144
checked on Jul 8, 2024

Download(s)

69
checked on Jul 8, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.