Lizenz: | Titel: | Automatische VHDL-Codegenerierung für Beschleunigermodule einer SoC-Plattform am Beispiel der CCD-basierten Fahrspurerkennung | Sprache: | Deutsch | Autorenschaft: | Andreae, Johann-Nikolaus | Erscheinungsdatum: | 21-Jun-2011 | Zusammenfassung: | Implementierung einer Bildverarbeitungspipeline zur Darstellung des projektiv transformierten Kamerabildes auf einem VGA-Monitor unter Verwendung des modellbasierten Entwicklungskonzeptes des „System Generators“ von Xilinx zur Entwicklung von FPGA-Echtzeitsystemen. Zur Regenerierung des Bilddatenstromes hinter der projektiven Bildtranformation wird ein Zwischenspeicher mit einem minimalen Verbrauch von FPGA-Hardwareresourcen eingesetzt. Die Mindestgröße des Zwischenspeichers wird durch die Analysen des Abstandes zwischen Quell- und Zielkoordinate der Bildpunkte in der projektiven Transformation ermittelt. Implementation of an image processing pipeline to display of the projective transformed camera image on a VGA monitor using the model-based development concept from the "system generator" to develop Xilinx FPGA real-time systems. To regenerate the image data stream behind the projective transformation a frame buffer is used with a minimum consumption of FPGA hardware resources. The minimum cache size is determined by the analysis of the distance between source and target coordinate of the pixels in the projective transformation. |
URI: | http://hdl.handle.net/20.500.12738/5352 | Einrichtung: | Department Informatik | Dokumenttyp: | Abschlussarbeit | Abschlussarbeitentyp: | Masterarbeit | Hauptgutachter*in: | Schwarz, Bernd | Gutachter*in der Arbeit: | Canzler, Thomas |
Enthalten in den Sammlungen: | Theses |
Dateien zu dieser Ressource:
Datei | Beschreibung | Größe | Format | |
---|---|---|---|---|
andreae_masterarbeit.pdf | 4.83 MB | Adobe PDF | Öffnen/Anzeigen |
Feedback zu diesem Datensatz
Export
Alle Ressourcen in diesem Repository sind urheberrechtlich geschützt.